MPSK 신호에서 낮은 복잡도를 가지는 고속 반송파 복원 회로 설계
DC Field | Value | Language |
---|---|---|
dc.contributor.advisor | 선우명훈 | - |
dc.contributor.author | 이재학 | - |
dc.date.accessioned | 2018-11-08T08:02:48Z | - |
dc.date.available | 2018-11-08T08:02:48Z | - |
dc.date.issued | 2011-02 | - |
dc.identifier.other | 11429 | - |
dc.identifier.uri | https://dspace.ajou.ac.kr/handle/2018.oak/9789 | - |
dc.description | 학위논문(석사)----아주대학교 일반대학원 :전자공학과,2011. 2 | - |
dc.description.abstract | 본 논문은 낮은 복잡도를 가지는 고속 반송파회로를 설계하였다. 일반적으로 사용이 되는 Viterbi and viterbi (V&V) 알고리즘은 데이터 의존성을 제거하기 위해 제곱연산을 하게 된다. M-ary PSK시스템에서 데이터 의존성을 제거하기 위해 M승 연산을 하게 된다. 하지만 덧셈기보다 낮은 동작속도를 가지는 곱셈 연산은 고속 반송파 회로 설계에 부적합하다. 본 논문은 곱셈연산 없이 덧셈기와 비교기를 사용하여 데이터 의존성을 제거하는 알고리즘을 제안하였다. 따라서 V&V알고리즘과 비교하여 높은 동작속도와 낮은 복잡도를 가지는 반송파 회로를 제안하였다. | - |
dc.description.tableofcontents | 제 1 장 서 론 1 제 2 장 기존의 방송파 복원 구조 3 제 1 절 QPSK 전송 시스템 모델링 3 제 2 절 NDA 반송파 복원기 구조 4 제 1 항 데이터 의존성 제거 4 제 2 항 페이즈 언래핑 6 제 3 장 제안한 반송파 복원기 구조 9 제 1 절 제안한 데이터 의존성 제거기 9 제 2 절 평균화 16 제 1 항 BAR 알고리즘 18 제 2 항 제안한 평균화 21 제 4 장 구현 결과 및 성능 비교 25 제 1 절 반송파 복호기 통합 시뮬레이션 25 제 2 절 Verilog HDL 구현 결과 및 FPGA 검증 27 제 1 항 FPGA 검증 환경 및 검증결과 28 제 2 항 성능 비교 29 제 5 장 결론 31 참 고 문 헌 32 | - |
dc.language.iso | kor | - |
dc.publisher | The Graduate School, Ajou University | - |
dc.rights | 아주대학교 논문은 저작권에 의해 보호받습니다. | - |
dc.title | MPSK 신호에서 낮은 복잡도를 가지는 고속 반송파 복원 회로 설계 | - |
dc.title.alternative | High-Speed and Low Complexity Carrier Recovery for MPSK Signal | - |
dc.type | Thesis | - |
dc.contributor.affiliation | 아주대학교 일반대학원 | - |
dc.contributor.department | 일반대학원 전자공학과 | - |
dc.date.awarded | 2011. 2 | - |
dc.description.degree | Master | - |
dc.identifier.localId | T000000011429 | - |
dc.identifier.url | http://dcoll.ajou.ac.kr:9080/dcollection/jsp/common/DcLoOrgPer.jsp?sItemId=000000011429 | - |
dc.subject.keyword | MPSK | - |
dc.subject.keyword | Carrier recovery | - |
dc.subject.keyword | coherent system | - |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.