<?xml version="1.0" encoding="utf-8" standalone="no"?>
<dublin_core schema="dc">
  <dcvalue element="contributor" qualifier="advisor">선우명훈</dcvalue>
  <dcvalue element="contributor" qualifier="author">윤형진</dcvalue>
  <dcvalue element="date" qualifier="issued">2008-02</dcvalue>
  <dcvalue element="identifier" qualifier="other">7040</dcvalue>
  <dcvalue element="identifier" qualifier="uri">https:&#x2F;&#x2F;aurora.ajou.ac.kr&#x2F;handle&#x2F;2018.oak&#x2F;4829</dcvalue>
  <dcvalue element="description" qualifier="none">학위논문(석사)----아주대학교&#x20;일반대학원&#x20;:전자공학과,2008.&#x20;2</dcvalue>
  <dcvalue element="description" qualifier="abstract">현대는&#x20;고도로&#x20;발달한&#x20;반도체&#x20;기술과&#x20;통신기술이&#x20;접목하여&#x20;언제&#x20;어디서든&#x20;자유롭게&#x20;네트워크에&#x20;액세스하여&#x20;정보를&#x20;교환할&#x20;수&#x20;있는&#x20;유비쿼터스&#x20;시대로&#x20;진입하고&#x20;있다.&#x20;또한&#x20;통신&#x20;및&#x20;방송이&#x20;융합함에&#x20;따라&#x20;매체별&#x20;장벽이&#x20;허물어지고&#x20;소비자에게&#x20;가장&#x20;쾌적한&#x20;서비스를&#x20;제공하는&#x20;것이&#x20;중요한&#x20;일이&#x20;되었다.&#x20;그에&#x20;따라&#x20;방송&#x20;서비스도&#x20;고품질&#x20;영상&#x20;및&#x20;데이터&#x20;전송서비스를&#x20;구비하게&#x20;되었는데&#x20;2004년에&#x20;차세대&#x20;위성방송&#x20;표준인&#x20;DVB-S2&#x20;시스템의&#x20;표준화가&#x20;이루어&#x20;졌다.&#x20;새로운&#x20;시스템은&#x20;여러&#x20;고기능의&#x20;전송기술을&#x20;채택함으로써&#x20;기존의&#x20;위성방송&#x20;시스템의&#x20;전송&#x20;효율을&#x20;30%이상으로&#x20;향상시켰고,&#x20;그&#x20;결과&#x20;HDTV급의&#x20;고품질&#x20;방송기능과&#x20;다양한&#x20;부가서비스를&#x20;제공할&#x20;수&#x20;있게&#x20;되었다.&#x0A;본&#x20;논문에서는&#x20;이러한&#x20;DVB-S2&#x20;시스템의&#x20;복조기&#x20;설계에&#x20;관하여&#x20;연구하였다.&#x20;전송효율을&#x20;향상시키기&#x20;위해&#x20;채용된&#x20;에러정정부호기술과&#x20;기존&#x20;시스템장비를&#x20;활용하는&#x20;문제로&#x20;인하여&#x20;보상해야&#x20;할&#x20;주파수&#x20;오차가&#x20;매우&#x20;커지고,&#x20;그로인하여&#x20;주파수&#x20;보상회로가&#x20;매우&#x20;복잡해지게&#x20;되었다.&#x20;본&#x20;논문에서는&#x20;이러한&#x20;큰&#x20;주파수&#x20;오차를&#x20;보정하기&#x20;위한&#x20;주파수&#x20;동기부를&#x20;설계하였다.&#x20;특히&#x20;중간&#x20;단계인&#x20;대략적인&#x20;주파수&#x20;동기부를&#x20;효율적으로&#x20;설계하는&#x20;방법을&#x20;제안하였다.&#x20;기존의&#x20;알고리즘을&#x20;그대로&#x20;구현할&#x20;경우&#x20;하드웨어&#x20;복잡도가&#x20;매우&#x20;커서&#x20;실용적인&#x20;복조기를&#x20;구현할&#x20;수&#x20;없다.&#x20;본&#x20;논문에서&#x20;제안한&#x20;직렬&#x20;방식의&#x20;연산회로를&#x20;사용할&#x20;경우&#x20;주파수&#x20;오차&#x20;추정기능은&#x20;그대로&#x20;유지하면서&#x20;하드웨어&#x20;복잡도를&#x20;92%이상으로&#x20;감소시킬&#x20;수&#x20;있다.&#x0A;제안된&#x20;주파수&#x20;동기&#x20;회로는&#x20;Coware社의&#x20;SPW&#x20;툴을&#x20;이용하여&#x20;고정소수점&#x20;모델링을&#x20;수행하고&#x20;시뮬레이션을&#x20;통하여&#x20;검증하였다.&#x20;실제&#x20;하드웨어는&#x20;Verilog&#x20;HDL을&#x20;통해&#x20;구현되었고&#x20;ModelSim&#x20;툴과&#x20;iPROVE&#x20;FPGA보드에서&#x20;검증되었다.&#x20;본&#x20;논문에서&#x20;제안한&#x20;방법으로&#x20;대략적인&#x20;주파수&#x20;동기는&#x20;복잡도가&#x20;최소화&#x20;되었으므로&#x20;저렴한&#x20;복조회로를&#x20;구현하는&#x20;데&#x20;필수적이라고&#x20;할&#x20;수&#x20;있다.&#x20;제안된&#x20;방법은&#x20;DVB-S2와&#x20;같이&#x20;프레임&#x20;길이가&#x20;긴&#x20;전송표준에도&#x20;응용하여&#x20;적용할&#x20;수&#x20;있을&#x20;것이다.</dcvalue>
  <dcvalue element="description" qualifier="tableofcontents">제1장&#x20;서론&#x20;=&#x20;1&#x0A;제2장&#x20;DVB-S2&#x20;전송&#x20;시스템의&#x20;구조&#x20;=&#x20;3&#x0A;&#x20;제1절&#x20;DVB-S2&#x20;송수신기의&#x20;구조&#x20;=&#x20;3&#x0A;&#x20;&#x20;1.&#x20;송신기&#x20;=&#x20;3&#x0A;&#x20;&#x20;2.&#x20;수신기&#x20;=&#x20;4&#x0A;&#x20;제2절&#x20;DVB-S2&#x20;전송&#x20;시스템의&#x20;프레임&#x20;구조&#x20;=&#x20;5&#x0A;제3장&#x20;&#x20;DVB-S2&#x20;복조기의&#x20;주파수&#x20;추정&#x20;알고리즘&#x20;=&#x20;6&#x0A;&#x20;제1절&#x20;DVB-S2&#x20;복조기의&#x20;주파수&#x20;동기&#x20;설계&#x20;요구사항&#x20;=&#x20;6&#x0A;&#x20;제2절&#x20;데이터&#x20;도움&#x20;방식의&#x20;주파수&#x20;오차&#x20;추정&#x20;기법&#x20;=&#x20;8&#x0A;&#x20;&#x20;1.&#x20;M&amp;M&#x20;알고리즘&#x20;=&#x20;8&#x0A;&#x20;&#x20;2.&#x20;L&amp;R&#x20;알고리즘&#x20;=&#x20;9&#x0A;&#x20;&#x20;3.&#x20;Fitz&#x20;알고리즘&#x20;=&#x20;10&#x0A;&#x20;제3절&#x20;데이터&#x20;도움&#x20;방식의&#x20;주파수&#x20;오차&#x20;추정&#x20;기법&#x20;성능평가&#x20;=&#x20;11&#x0A;&#x20;&#x20;1.&#x20;성능&#x20;지표&#x20;및&#x20;분석&#x20;방법&#x20;=&#x20;11&#x0A;&#x20;&#x20;2.&#x20;모의실험&#x20;환경&#x20;=&#x20;12&#x0A;&#x20;&#x20;3.&#x20;M&#x20;값의&#x20;변화에&#x20;따른&#x20;알고리즘&#x20;성능&#x20;비교&#x20;=&#x20;13&#x0A;&#x20;&#x20;4.&#x20;SNR과&#x20;추정범위에&#x20;따른&#x20;알고리즘의&#x20;성능&#x20;비교&#x20;=&#x20;14&#x0A;제4장&#x20;DVB-S2&#x20;복조기의&#x20;대략적&#x20;주파수&#x20;추정기&#x20;설계&#x20;=&#x20;15&#x0A;&#x20;제1절&#x20;기존&#x20;방식의&#x20;L&amp;R&#x20;알고리즘&#x20;하드웨어&#x20;구조&#x20;=&#x20;15&#x0A;&#x20;&#x20;1.&#x20;기존&#x20;알고리즘의&#x20;직접구현&#x20;구조&#x20;=&#x20;15&#x0A;&#x20;&#x20;2.&#x20;모델링&#x20;및&#x20;시뮬레이션&#x20;=&#x20;17&#x0A;&#x20;제2절&#x20;직렬&#x20;방식의&#x20;상관도&#x20;연산기를&#x20;이용한&#x20;새로운&#x20;구조의&#x20;대략적&#x20;주파수&#x20;추정기&#x20;=&#x20;20&#x0A;&#x20;&#x20;1.&#x20;직렬&#x20;방식의&#x20;상관도를&#x20;이용한&#x20;새로운&#x20;구조의&#x20;대략적&#x20;주파수&#x20;추정기의&#x20;구조&#x20;=&#x20;20&#x0A;&#x20;&#x20;2.&#x20;모델링&#x20;및&#x20;시뮬레이션&#x20;=&#x20;24&#x0A;제5장&#x20;구현&#x20;결과&#x20;및&#x20;성능&#x20;비교&#x20;=&#x20;28&#x0A;&#x20;제1절&#x20;주파수&#x20;동기&#x20;블록&#x20;및&#x20;위상&#x20;동기&#x20;통합&#x20;시뮬레이션&#x20;=&#x20;28&#x0A;&#x20;제2절&#x20;Verilog&#x20;코드&#x20;구현&#x20;결과&#x20;및&#x20;FPGA&#x20;검증&#x20;=&#x20;30&#x0A;&#x20;&#x20;1.&#x20;Function&#x20;시뮬레이션&#x20;=&#x20;30&#x0A;&#x20;&#x20;2.&#x20;FPGA&#x20;검증&#x20;환경&#x20;및&#x20;검증&#x20;결과&#x20;=&#x20;31&#x0A;&#x20;&#x20;3.&#x20;성능&#x20;비교&#x20;=&#x20;32&#x0A;제6장&#x20;결론&#x20;=&#x20;34&#x0A;참고문헌&#x20;=&#x20;36</dcvalue>
  <dcvalue element="language" qualifier="iso">kor</dcvalue>
  <dcvalue element="publisher" qualifier="none">The&#x20;Graduate&#x20;School,&#x20;Ajou&#x20;University</dcvalue>
  <dcvalue element="rights" qualifier="none">아주대학교&#x20;논문은&#x20;저작권에&#x20;의해&#x20;보호받습니다.</dcvalue>
  <dcvalue element="title" qualifier="none">디지털&#x20;위성방송&#x20;수신기를&#x20;위한&#x20;효율적인&#x20;주파수&#x20;동기회로&#x20;설계</dcvalue>
  <dcvalue element="title" qualifier="alternative">Yun,&#x20;Hyoung&#x20;Jin</dcvalue>
  <dcvalue element="type" qualifier="none">Thesis</dcvalue>
  <dcvalue element="contributor" qualifier="affiliation">아주대학교&#x20;일반대학원</dcvalue>
  <dcvalue element="contributor" qualifier="alternativeName">Yun,&#x20;Hyoung&#x20;Jin</dcvalue>
  <dcvalue element="contributor" qualifier="department">일반대학원&#x20;전자공학과</dcvalue>
  <dcvalue element="date" qualifier="awarded">2008.&#x20;2</dcvalue>
  <dcvalue element="description" qualifier="degree">Master</dcvalue>
  <dcvalue element="identifier" qualifier="url">http:&#x2F;&#x2F;dcoll.ajou.ac.kr:9080&#x2F;dcollection&#x2F;jsp&#x2F;common&#x2F;DcLoOrgPer.jsp?sItemId=000000007040</dcvalue>
  <dcvalue element="subject" qualifier="keyword">DVB-S2</dcvalue>
  <dcvalue element="subject" qualifier="keyword">Frequency&#x20;Offset</dcvalue>
  <dcvalue element="subject" qualifier="keyword">Synchronizer</dcvalue>
  <dcvalue element="subject" qualifier="keyword">Correlator</dcvalue>
  <dcvalue element="subject" qualifier="keyword">SoC</dcvalue>
  <dcvalue element="subject" qualifier="keyword">디지털&#x20;위성방송&#x20;수신기</dcvalue>
  <dcvalue element="subject" qualifier="keyword">동기회로</dcvalue>
  <dcvalue element="description" qualifier="alternativeAbstract">This&#x20;thesis&#x20;proposes&#x20;an&#x20;efficient&#x20;coarse&#x20;frequency&#x20;synchronizer&#x20;for&#x20;digital&#x20;video&#x20;broadcasting&#x20;-&#x20;second&#x20;generation&#x20;(DVB-S2).&#x20;The&#x20;input&#x20;signal&#x20;requirement&#x20;of&#x20;acquisition&#x20;range&#x20;for&#x20;coarse&#x20;frequency&#x20;estimator&#x20;in&#x20;the&#x20;DVB-S2&#x20;is&#x20;around&#x20;±1.5625Mhz,&#x20;which&#x20;corresponds&#x20;to&#x20;6.25%&#x20;of&#x20;the&#x20;symbol&#x20;rate&#x20;at&#x20;25Mbaud.&#x20;At&#x20;the&#x20;process&#x20;of&#x20;analyzing&#x20;the&#x20;robust&#x20;algorithm&#x20;among&#x20;data-aided&#x20;approaches,&#x20;we&#x20;find&#x20;that&#x20;the&#x20;Luise&#x20;&amp;&#x20;Reggiannini&#x20;(L&amp;R)&#x20;algorithm&#x20;is&#x20;the&#x20;most&#x20;promising&#x20;one&#x20;for&#x20;coarse&#x20;frequency&#x20;estimation&#x20;with&#x20;respect&#x20;to&#x20;estimation&#x20;performance&#x20;and&#x20;complexity.&#x20;However,&#x20;it&#x20;requires&#x20;many&#x20;multipliers&#x20;and&#x20;adders&#x20;to&#x20;compute&#x20;output&#x20;values&#x20;of&#x20;correlators.&#x20;We&#x20;propose&#x20;an&#x20;efficient&#x20;architecture&#x20;identifying&#x20;the&#x20;serial&#x20;correlator&#x20;with&#x20;the&#x20;buffer&#x20;and&#x20;multiplexers.&#x20;The&#x20;proposed&#x20;coarse&#x20;frequency&#x20;synchronizer&#x20;can&#x20;reduce&#x20;the&#x20;hardware&#x20;complexity&#x20;about&#x20;92%&#x20;of&#x20;the&#x20;direct&#x20;implementation.&#x20;The&#x20;proposed&#x20;architecture&#x20;has&#x20;been&#x20;implemented&#x20;and&#x20;verified&#x20;on&#x20;the&#x20;Xilinx&#x20;Virtex&#x20;II&#x20;FPGA.</dcvalue>
</dublin_core>
